The SN74HC164D is a 8-bit parallel-out serial Shift Register features AND-gated serial inputs and an asynchronous clear (CLR) input. The gated serial (A and B) inputs permit complete control over incoming data, a low at either input inhibits entry of the new data and resets the first flip-flop to the low level at the next clock (CLK) pulse. A high-level input enables the other input, which then determines the state of the first flip-flop. Data at the serial inputs can be changed while CLK is high or low, provided the minimum set-up time requirements are met. clocking occurs on the low-to-high-level transition of CLK.
• Outputs can drive up to 10 LSTTL loads
• 80µA Maximum low power consumption
• Typical tpd = 20ns
• ±4mA Output drive at 5V
• 1µA Maximum low input current
• AND-gated (enable/disable) serial inputs
• Fully buffered clock and serial inputs
• Direct clear
• Green product and no Sb/Br
Полупроводники — МикросхемыЛогикаСдвигающие Регистры
Технические параметры
| Количество элементов | 1 Элемент |
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 85 C |
| Максимальное Напряжение Питания | 6В |
| Минимальное Напряжение Питания | 2В |
| Количество Выводов | 14вывод(-ов) |
| Тип Выхода Микросхемы | стандартный |
| Стиль Корпуса Микросхемы Логики | SOIC |
| Функция Сдвига Регистра | Последовательный в Параллельный |
| Базовый Номер / Семейство Логики | 74HC164 |
| Базовый Номер Микросхемы Логики | 74164 |
| Семейство Логической Микросхемы | 74HC |
| Количество Бит на Элемент | 8бит |
| Последовательность счёта | Serial to Parallel |
| Количество контуров | 1 |
| Функция | регистр сдвига |
| Семейство логических элементов | 74HC |
| Тип логики | CMOS |
| Количество входных линий | 2 |
| Количество выходных линий | 8 |
| Время задержки, нс | 30 ns |
| Напряжение питания, В | 2…6 |
| Рабочая температура, С | -40…+85 |
| Корпус | SO14 |
| Вес, г | 0.277 |



