74HC595D является высокоскоростным устройством Si-gate КМОП, которое совместимо по контактам с LSTTL малой мощности. Это указано в стандарте JEDEC No. 7A. 74HC595D является 8-этапным регистром сдвига с регистром хранения и выходами с 3 состояниями. Регистры обладают отдельными тактовыми генераторами. Данные сдвигаются на положительных переходах ввода генератора регистра сдвига (SHCP). Данные каждого регистра передаются в регистр хранения на положительных переходах ввода генератора регистра хранения (STCP). Если оба генератора соединены вместе, то регистр сдвига будет всегда на 1 тактовый импульс впереди регистра хранения. Регистр сдвига обладает последовательным входом (DS) и стандартным последовательным выходом (Q7S) для каскадирования. Так же присутствует асинхронный сброс (активный низкий) для всех 8 этапов регистра сдвига. Регистр хранения обладает 8 параллельными выходами драйвера шины на 3 состояния. Данные на выходе регистра хранения появляются, когда вход активации выхода (OE)
• Последовательный вход 8 бит
• Последовательный или параллельный выход 8 бит
• Регистр хранения с выходами с 3 состояниями.
• Регистр сдвига с прямым прозрачным
• Типичная частота сдвига 100МГц
Полупроводники — МикросхемыЛогикаСдвигающие Регистры
Технические параметры
| Количество элементов | 1 Элемент |
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 125 C |
| Максимальное Напряжение Питания | 6В |
| Минимальное Напряжение Питания | 2В |
| Количество Выводов | 16вывод(-ов) |
| Тип Выхода Микросхемы | С Тремя Состояниями |
| Стиль Корпуса Микросхемы Логики | SOIC |
| Базовый Номер / Семейство Логики | 74HC595 |
| Базовый Номер Микросхемы Логики | 74595 |
| Семейство Логической Микросхемы | 74HC |
| Количество Бит на Элемент | 8бит |
| Вес, г | 0.363 |


