The 74HC4024D is a 7-stage Binary Ripple Counter with a clock input (CP), an overriding asynchronous master reset input (MR) and seven fully buffered parallel outputs (Q0 to Q6). The counter advances on the high-to-low transition of CP. A high on MR clears all counter stages and forces all outputs low, independent of the state of CP. Each counter stage is a static toggle flip-flop. Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times. Inputs include clamp diodes. This enables the use of current limiting resistors to interface inputs to voltages in excess of VCC.
• Low-power dissipation
• CMOS Input levels
• Complies with JEDEC standard No. 7A
Полупроводники — МикросхемыЛогикаСчетчики
Технические параметры
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 125 C |
| Максимальное Напряжение Питания | 6В |
| Минимальное Напряжение Питания | 2В |
| Количество Выводов | 14вывод(-ов) |
| Стиль Корпуса Микросхемы Логики | SOIC |
| Тип Счетчика | Двоичный |
| Тактовая Частота | 98МГц |
| Максимальный Счет | 7 |
| Базовый Номер / Семейство Логики | 74HC4024 |
| Базовый Номер Микросхемы Логики | 744024 |
| Семейство Логической Микросхемы | 74HC |
| Вес, г | 0.251 |


