The SN74AHC573DW is an octal transparent D Latch with 3-state outputs. It is designed for 2 to 5.5V VCC operation. The 3-state outputs directly drive bus lines. When the LE input is high, the Q outputs follow the data (D) inputs. When LE is low, the Q outputs are latched at the logic levels of the D inputs. A buffered OE input can be used to place the eight outputs in either a normal logic state (high or low) or the high-impedance state. In the high-impedance state, the outputs neither load nor drive the bus lines significantly. The high-impedance state and increased drive provide the capability to drive bus lines without interface or pull-up components. OE does not affect the internal operations of the latches.
• Latch-up performance exceeds 250mA per JESD 17
• Green product and no Sb/Br
Полупроводники — МикросхемыЛогикаТриггеры-защелки
Технические параметры
| Выходной Ток | 8мА |
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 85 C |
| Максимальное Напряжение Питания | 5.5В |
| Минимальное Напряжение Питания | 2В |
| Количество Выводов | 20вывод(-ов) |
| Тип Выхода Микросхемы | С Тремя Состояниями |
| Количество Бит | 8бит |
| Задержка Распространения | 8нс |
| Стиль Корпуса Микросхемы Логики | SOIC |
| Тип Защелки | Прозрачная D Типа |
| Базовый Номер / Семейство Логики | 74AHC573 |
| Базовый Номер Микросхемы Логики | 74573 |
| Семейство Логической Микросхемы | 74AHC |
| Вес, г | 1.209 |



