The 74LVT16373ADGG is a 16-bit BiCMOS transparent D Latch designed with non-inverting 3-state bus compatible outputs for VCC operation at 3.3V. The device can be used as two 8-bit latches or one 16-bit latch. When enable (E) input is high, the Q outputs follow the data (D) inputs. When enable is taken low, the Q outputs are latched at the levels of the D inputs one setup time prior to the high-to-low transition.
• TTL Input and output switching levels
• Input and output interface capability to systems at 5V supply
• Bus-hold data inputs eliminate the need for external pull-up resistors to hold unused inputs
• Live insertion/extraction permitted
• Power-up reset
• Power-up 3-State
• No bus current loading when output is tied to 5V bus
• Latch-up protection exceeds 500mA per JEDEC Std 17
Полупроводники — МикросхемыЛогикаТриггеры-защелки
Технические параметры
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 85 C |
| Максимальное Напряжение Питания | 3.6В |
| Минимальное Напряжение Питания | 2.7В |
| Количество Выводов | 48вывод(-ов) |
| Тип Выхода Микросхемы | С Тремя Состояниями Неинвертирующий |
| Количество Бит | 16бит |
| Стиль Корпуса Микросхемы Логики | TSSOP |
| Тип Защелки | Прозрачная D Типа |
| Базовый Номер / Семейство Логики | 74LVT16373 |
| Базовый Номер Микросхемы Логики | 7416373 |
| Семейство Логической Микросхемы | 74LVT |
| Вес, г | 10 |



