The 74AUP1G79GV is a single positive-edge triggered D-type Flip-flop with low-power. Information on the data input is transferred to the Q output on the low-to-high transition of the clock pulse. The D input must be stable one setup time prior to the low-to-high clock transition for predictable operation. Schmitt trigger action at all inputs makes the circuit tolerant to slower input rise and fall times across the entire VCC range from 0.8 to 3.6V. This device ensures very low static and dynamic power consumption across the entire VCC range from 0.8 to 3.6V. This device is fully specified for partial power-down applications using IOFF. The IOFF circuitry disables the output, preventing the damaging backflow current through the device when it is powered down.
• High noise immunity
• IOFF Circuitry provides partial power-down mode operation
• Latch-up performance exceeds 100mA per JESD 78, class II
• Low noise overshoot and undershoot <,10% of VCC
• 0.9µA Maximum low static power consumption
Полупроводники — МикросхемыЛогикаТриггеры
Технические параметры
| Выходной Ток | 20ма |
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 125 C |
| Частота | 309МГц |
| Максимальное Напряжение Питания | 3.6В |
| Минимальное Напряжение Питания | 800мВ |
| Количество Выводов | 5вывод(-ов) |
| Тип Выхода Микросхемы | неинвертирующий |
| Стиль Корпуса Микросхемы Логики | sc-74a |
| Тип Триггера | D, Положительный Фронт |
| Базовый Номер / Семейство Логики | 74AUP1G79 |
| Базовый Номер Микросхемы Логики | 741G79 |
| Семейство Логической Микросхемы | 74AUP |
| Вес, г | 10 |

