The 74HCT595D is a 8-bit serial-in, serial or parallel-out Shift Register with output latches and 3-state output. The registers have separate clocks. The 74HCT595 is high-speed Si-gate CMOS devices and are pin compatible with low-power Schottky TTL (LSTTL). They are specified in compliance with JEDEC standard number 7A. Data is shifted on the positive-going transitions of the shift register clock input (SHCP). The data in each register is transferred to the storage register on a positive-going transition of the storage register clock input (STCP). If both clocks are connected together, the shift register will always be one clock pulse ahead of the storage register.
• Storage register with 3-state outputs
• Shift register with direct clear
• ±1µA Input leakage current
• ±10µA Off-state output current
• 160µA Supply current
• 100MHz (typical) Shift out frequency
Полупроводники — МикросхемыЛогикаСдвигающие Регистры
Технические параметры
| Количество элементов | 8 Элементов |
| Минимальная Рабочая Температура | -40 C |
| Максимальная Рабочая Температура | 125 C |
| Максимальное Напряжение Питания | 5.5В |
| Минимальное Напряжение Питания | 4.5В |
| Количество Выводов | 16вывод(-ов) |
| Тип Выхода Микросхемы | С Тремя Состояниями |
| Стиль Корпуса Микросхемы Логики | SOIC |
| Базовый Номер / Семейство Логики | 74HCT595 |
| Базовый Номер Микросхемы Логики | 74595 |
| Семейство Логической Микросхемы | 74HCT |
| Количество Бит на Элемент | 8бит |
| Вес, г | 0.389 |


